堆叠式 CMOS 平面、FinFET 和 RibbonFET 晶体管的一个共同点是它们都使用 CMOS 技术,如上所述,该技术由n型 (NMOS) 和p型 (PMOS) 晶体管组成。CMOS 逻辑在 1980 年代成为主流,因为它消耗的电流明显少于替代技术,特别是仅 NMOS 电路。更少的电流也导致更高的工作频率和更高的晶体管密度。迄今为止,所有 CMOS 技术都将标准 NMOS 和 PMOS 晶体管对并排放置。但在 2019 年 IEEE 国际电子器件会议 (IEDM)的主题演讲中,英特尔介绍了将 NMOS 晶体管置于 PMOS 晶体管之上的 3D 堆叠晶体管的概念。次年,在 IEDM 2020 上,英特尔展示了第一个使用这种 3D 技术的逻辑电路的设计—— inverter。结合适当的互连,3D 堆叠 CMOS 方法有效地将 inverter占位面积减半,使面积密度增加一倍,进一步突破摩尔定律的极限。 ![]()
3D 堆叠 CMOS 将 PMOS 器件置于 NMOS 器件之上,其占用空间与单个 RibbonFET 相同。NMOS 和 PMOS 栅极使用不同的金属。利用 3D 堆叠的潜在优势意味着解决许多工艺集成挑战,其中一些挑战将扩展 CMOS 制造的极限。英特尔使用所谓的自对准工艺(self-aligned )构建了 3D 堆叠 CMOS inverter,其中两个晶体管都在一个制造步骤中构建。这意味着通过外延(晶体沉积)构建 n型和p型源极和漏极,并为两个晶体管添加不同的金属栅极。通过结合源漏和双金属栅工艺,英特尔能够创建不同导电类型的硅纳米带(p型和n型)来组成堆叠的 CMOS 晶体管对。该设计还让我们可以调整器件的阈值电压——晶体管开始开关的电压——分别针对顶部和底部纳米带。 ![]()
在 CMOS 逻辑中,NMOS 和 PMOS 器件通常并排放置在芯片上。早期的原型将 NMOS 器件堆叠在 PMOS 器件之上,从而压缩了电路尺寸 英特尔是如何做到这一切的? 自对准 3D CMOS 制造始于硅晶片。在这个晶圆上,英特尔沉积了硅和硅锗的重复层,这种结构称为超晶格(superlattice)。然后,英特尔使用光刻图案切割部分超晶格并留下鳍状结构。超晶格晶体为后来发生的事情提供了强大的支撑结构。接下来,英特尔将一块“虚拟”(dummy)多晶硅沉积在器件栅极将进入的超晶格部分的顶部,以保护它们免受该制程的下一步影响。该步骤称为垂直堆叠双源/漏极工艺(vertically stacked dual source/drain process),在顶部纳米带(未来的 NMOS 器件)的两端生长掺磷硅( phosphorous-doped silicon),同时在底部纳米带(未来的 PMOS 器件)上选择性地生长掺硼硅锗(boron-doped silicon germanium)。在这个步骤之后,英特尔在源极和漏极周围沉积电介质,以将它们彼此电隔离,然后将晶圆抛光至完美的平整度。 ![]()
3D堆叠inverter的侧视图显示了其连接的复杂性最后,构建栅极。首先,我们移除我们之前放置的那个虚拟门,露出硅纳米带。接下来我们只蚀刻掉硅锗,释放出一叠平行的硅纳米带,这将是晶体管的沟道区。然后,我们在纳米带的所有侧面涂上一层薄薄的绝缘体,该绝缘体具有高介电常数。纳米带沟道是如此之小,并且以这样一种方式定位,以至于我们无法像使用平面晶体管那样有效地化学掺杂它们。相反,我们使用称为功函数(work function)的金属栅极(metal gates)特性来赋予相同的效果。我们用一种金属围绕底部纳米带以形成 p掺杂通道,用另一种金属围绕顶部纳米带形成n-掺杂通道。这样,栅叠层就完成了,两个晶体管也完成了。这个过程可能看起来很复杂,但它比替代技术更好——一种称为顺序 3D 堆叠(sequential 3D stacking )CMOS 的技术。采用这种方法,NMOS 器件和 PMOS 器件构建在不同的晶圆上,将两者粘合,然后将 PMOS 层转移到 NMOS 晶圆上。相比之下,自对准 3D 工艺需要更少的制造步骤并更严格地控制制造成本,这是英特尔在研究中展示并在 IEDM 2019 上报告的技术。 ![]()
通过在 PMOS 晶体管上堆叠 NMOS,3D 堆叠有效地将每平方毫米的 CMOS 晶体管密度翻倍,尽管实际密度取决于所涉及的逻辑单元的复杂性。inverter单元从上方显示,指示源极和漏极互连 [红色]、栅极互连 [蓝色] 和垂直连接 [绿色]重要的是,自对准方法还避免了键合两个硅片时可能发生的未对准问题。尽管如此,正在探索顺序 3D 堆叠以促进硅与非硅沟道材料(例如锗和 III-V 半导体材料)的集成。当英特尔希望能将光电子和其他功能紧密集成在单个芯片上时,这些方法和材料可能会变得相关。新的自对准 CMOS 工艺及其创建的 3D 堆叠 CMOS 运行良好,似乎有很大的进一步小型化空间。在这个早期阶段,这是非常令人鼓舞的。具有 75 nm 栅极长度的器件展示了具有出色器件可扩展性和高导通电流的低泄漏。另一个有希望的迹象:英特尔已经制造出两组堆叠器件之间的最小距离仅为 55 nm的晶圆。虽然其获得的器件性能结果本身并没有记录,但它们确实与构建在相同硅片上且具有相同处理的单个非堆叠控制器件相比较。 ![]()
对 3D 堆叠 CMOS 进行所有需要的连接是一项挑战。需要从设备堆栈下方进行电源连接。在此设计中,NMOS 器件 [顶部] 和 PMOS 器件 [底部] 具有单独的源极/漏极触点,但两个器件都有一个共同的栅极在工艺集成和实验工作的同时,英特尔正在进行许多理论、模拟和设计研究,以期深入了解如何最好地使用 3D CMOS。通过这些,英特尔发现了晶体管设计中的一些关键考虑因素。值得注意的是,我们现在知道我们需要优化 NMOS 和 PMOS 之间的垂直间距——因为如果太短会增加寄生电容,但如果太长会增加两个器件之间互连的电阻。任何一种极端都会导致更慢的电路消耗更多功率。许多设计研究(例如美国 TEL 研究中心在 IEDM 2021上提出的一项研究)专注于在 3D CMOS 的有限空间内提供所有必要的互连,并且这样做不会显著增加它们构成的逻辑单元的面积。TEL 研究表明,在寻找最佳互连选项方面存在许多创新机会。该研究还强调,3D 堆叠 CMOS 将需要在设备上方和下方都有互连。这种方案,称为埋地电源轨,采用为逻辑单元供电但不传输数据的互连,并将它们移至晶体管下方的硅片上。英特尔的 PowerVIA 技术正是这样做的,计划于 2024 年推出,因此将在使 3D 堆叠 CMOS 商业化方面发挥关键作用。 摩尔定律的未来 借助 RibbonFET 和 3D CMOS,英特尔有一条将摩尔定律延伸到 2024 年之后的清晰道路。在2005 年的一次采访中,在被要求反思什么成就了他的定律的时候,戈登摩尔承认“不时惊讶于我们如何能够取得进展。在此过程中,有好几次,我以为我们已经走到了终点,事情逐渐减少,但我们的创意工程师想出了解决办法。”随着向 FinFET 的转变、随之而来的优化,以及现在 RibbonFET 的发展以及最终 3D 堆叠 CMOS 的发展,以及围绕它们的无数封装改进的支持,我们认为 Moore 先生会再次感到惊讶。
|